Young87

SmartCat's Blog

So happy to code my life!

游戏开发交流QQ群号60398951

当前位置:首页 >跨站数据

【硬见小百科】数字电子时钟电路图设计原理

石英晶体振荡器和六级十分频器组成标准秒发生电路。其中“非”门用作整形以进一步改善输出波形。利用二-十计数器的第四级触发器Q3端输出脉冲频率 是计数脉冲的1/10,构造一级十分频器。如果石英晶体振荡器的震荡频率为1MHz,则经六级十分频后,输出脉冲的频率为1Hz,即周期为1s,即标准秒脉冲。
标准秒脉冲进入秒计数器进行六十分频后,得出分脉冲;分脉冲进入分计数器再经六十分频后得出时脉冲;时脉冲进入时计数器。时、分、秒各计数器经译码显 示出来。最大显示值为23小时59分59秒,再输入一个脉冲后,显示复位成零。比如,计数器可选74LS161芯片、译码器可选74LS248、显示器可选LC5011-11。

校“时”和校“分”的校准电路是相同的,今以校“分”为例。“与非”门G1、G2、G3构成一个二选一电路。正常计时时,通过基本RS触发器打开“与 非”门G1而封闭G2门,这样秒计数器输出的脉冲可经G1、G3进入分计数器,而此时G2由于一个输入端为0,校准用的秒脉冲进不去。在校准“分”时,按 下开关S1,情况正好适反:G1被封门而G2打开,标准秒脉冲直接进入分计数器进行快速校“分”。

以上所有信息仅作为学习交流使用,不作为任何学习和商业标准。若您对文中任何信息有异议,欢迎随时提出,谢谢!
关于云创硬见
云创硬见是国内最具特色的电子工程师社区,融合了行业资讯、社群互动、培训学习、活动交流、设计与制造分包等服务,以开放式硬件创新技术交流和培训服务为核心,连接了超过30万工程师和产业链上下游企业,聚焦电子行业的科技创新,聚合最值得关注的产业链资源, 致力于为百万工程师和创新创业型企业打造一站式公共设计与制造服务平台。

除特别声明,本站所有文章均为原创,如需转载请以超级链接形式注明出处:SmartCat's Blog

上一篇: vs2017\vs2019 构造有理数类实现加减乘(除)四则运算

下一篇: spring cloud config将配置存储在数据库中

精华推荐